LCMXO256C-3TN100C MachXO Field Programmable Gate Array (FPGA) IC 78 256 100-LQFP
TÍPO | Descrição |
Categoria | Circuitos integrados (CI) |
Incorporado | |
FPGAs (Field Programmable Gate Array) | |
Mfr | Lattice Semiconductor Corporation |
Série | MachXO |
Embalagem | Caixa |
Número de LAB/CLB | 32 |
Número de elementos/células lógicas | 256 |
Número de entradas e saídas | 78 |
Voltagem - Fornecimento | 1.71V ~ 3.465V |
Tipo de montagem | Montagem de superfície |
Temperatura de funcionamento | 0°C ~ 85°C (TJ) |
Embalagem / Caixa | 100 LQFP |
Pacote de dispositivos do fornecedor | 100 TQFP (14x14) |
Número do produto de base | LCMXO256 |
Características doLCMXO256C-3TN100C
• Não volátil, infinitamente reconfigurável
• Acionamento instantâneo
• Chip único, sem necessidade de memória de configuração externa
• Excelente segurança de projeto, sem fluxo de bits para interceptar
• Reconfigurar a lógica baseada na SRAM em milissegundos
• SRAM e memória não volátil programáveis através da porta JTAG
• Suporta a programação em segundo plano da memória não volátil
• Modo de sono
• Permite uma redução de corrente estática até 100x
• Reconfiguração TransFRTM (TFR)
• Atualização da lógica de campo enquanto o sistema opera
• Alta densidade de entrada/saída para a lógica
• 256 a 2280 LUT4
• 73 a 271 I/Os com opções de pacotes extensas
• Migração de densidade apoiada
• Embalagens sem chumbo/compatíveis com a RoHS
• Memória embutida e distribuída
• Até 27,6 Kbits de RAM sysMEMTM Embedded Block
• Até 7,7 Kbits de RAM distribuída
• Lógica de controlo FIFO dedicada
• Buffer de entrada/saída flexível
• O buffer sysIOTM programável suporta uma ampla gama de interfaces:
• LVCMOS 3.3/ 2.5/ 1.8/ 1.5/ 1.2
¢ • LVTTL
¢ • PCI
O sistema deve ser equipado com um sistema de transmissão automática.
• PLLs sysCLOCKTM
• Até dois PLL analógicos por dispositivo
• Multiplicar, dividir e mudar de fase do relógio
• Apoio ao nível do sistema
• Padrão IEEE 1149.1 Análise de limites
• Oscilador de bordo
• Os dispositivos funcionam com alimentação de 3,3 V, 2,5 V, 1,8 V ou 1,2 V
• Programação integrada do sistema compatível com a norma IEEE 1532
Descrições deLCMXO256C-3TN100C
O MachXO é otimizado para satisfazer os requisitos de aplicações tradicionalmente abordadas por CPLDs e de baixa
FPGAs de capacidade: lógica de cola, ponte de autocarro, interface de autocarro, controle de alimentação e lógica de controle.
Reunir as melhores características dos dispositivos CPLD e FPGA num único chip.
Classificações ambientais e de exportação deLCMXO256C-3TN100C
Atributo | Descrição |
Estatuto da RoHS | Conformidade com a ROHS3 |
Nível de sensibilidade à humidade (MSL) | 3 (168 horas) |
Estatuto REACH | REACH Não afectado |
Nomenclatura | EAR99 |
HTSUS | 8542.39.0001 |